LA modul 3 percobaan 1
Laporan Akhir Percobaan 1
2. Alat dan bahan[Kembali]
3. Rangkaian Simulasi[Kembali]
4. Prinsip Kerja[Kembali]
Asynchronous binary counter 4-bit adalah rangkaian yang digunakan untuk menghitung secara biner dari 0 hingga 15 (4-bit). Rangkaian ini terdiri dari flip-flop yang tersusun secara bertingkat, di mana output dari satu flip-flop menjadi input clock bagi flip-flop berikutnya. Karena rangkaian ini bersifat asynchronous, setiap flip-flop tidak dikendalikan oleh clock utama secara bersamaan, melainkan dipicu satu per satu. Rangkaian asynchronous binary counter 4-bit menggunakan empat flip-flop, misalnya JK atau T flip-flop. Setiap flip-flop mewakili satu bit, sehingga empat flip-flop mewakili 4-bit (0000 hingga 1111). Flip-flop pertama (yang paling kanan) diatur untuk toggle (berubah status) setiap kali ada pulsa clock. Flip-flop kedua akan toggle ketika flip-flop pertama berubah dari 1 ke 0, dan begitu seterusnya untuk flip-flop lainnya.
Pada setiap pulsa clock, flip-flop pertama (LSB) akan berubah status dari 0 ke 1 atau 1 ke 0.
Setiap kali flip-flop pertama berubah dari 1 ke 0, ini akan memicu flip-flop kedua untuk toggle.
Proses ini berlanjut hingga flip-flop keempat, yang hanya akan berubah ketika flip-flop ketiga mengalami perubahan dari 1 ke 0. Output dari keempat flip-flop menghasilkan angka biner 4-bit yang akan terus bertambah (count-up) setiap kali ada pulsa clock. Urutannya adalah sebagai berikut:
0000 (0)
0001 (1)
0010 (2)
0011 (3)
hingga
1111 (15)
Setelah mencapai 1111, counter akan kembali ke 0000 dan mulai menghitung dari awal. dan kita menghubungkan output dari satu flip-flop ke input clock flip-flop berikutnya menggunakan kabel jumper. kita juga dapat menggunakan LED untuk mengamati output dari setiap flip-flop yang menunjukkan nilai biner 4-bit saat counter bekerja.
5. Video Praktikum[Kembali]
1. Analisa apa yang terjadi pada rangkaian percobaan I ketika input SR nya dihubungkan ke ground ketika SR aktif low?
Jawab
Pada rangkasan percobaan 1, yang merupakan rangkaian counter asycronous yang memanfaatkan ic flip flop jk dengan tipe 74LS112 yang dimana proses counting dimulai dengan inputan awal clock lalu 3 IC flip flop selanjutnya akan mendapat clock hasil output dari flip flop sebelumnya . jika inputan sr yang tipe aktif low jika terhubung ke ground . maka menghasilkan output pada q dan tiap flip flop adalah logika 1. hal ini dikarenakan jika sr aktif low yang mana akan aktif ketika diberi inputan 0 sehingga output akan bergantung pada inputan JK atau T . hal ini berlaku karena input JK berlogika 1 apabila kita hubungkan JK dengan ground yang mana membentuk logika 0 , maka output pada logika probe akan berlogika 0 pula.
2. Apa yang terjadi jika output Q bar masing masing flip flop dihubungkan ke input clock flip flop selanjuutnya .
jawab
pada percobaan 1 yaitu rangkaian counter asyncronous dengan tipe counter up . di karenakan inputan clock pada IC flip flop selanjutnya ( 2, 3 , dst ) berawal dari nilai a dan IC flip flop selanjunta .
namun pada output yang digunakan sebagai clock pada flip flop selanjutnya adalah Q bar yang merupakan komplemen dari Q sehinggaq berlogika 1 , Q bar berlogika 0 atau sebaliknya . jika pada rangkaian counter dwn maka perhitungan dimulai dari nilai tertinggi yang ditampilkan pada n-bit.
7. Download[Kembali]
Komentar
Posting Komentar